개발환경: Xilinx Vivado, Xilinx Vitis, Verilog, SystemVerilog, Synopsys, Verdi
BOM : Digilent Basys3 FPGA Board, Logic Analyzer
주제 : AXI BUS Protocol 활용 및 SPI, I2C 통신 Protocol 설계 및 구현
-> SPI, I2C의 Protocol의 Slave로 LED 제어 및 검증
번외,, SPI 통신 Protocol 설계 및 UVM 검증 + Verdi 활용
PPT 자료 :
코드 :
1) AXI Protocol (Master & Slave)
Code_Verilog_SystemVerilog/workspace/250512_AXI4lite_Master_Slave/250512_AXI4lite_Master_Slave.srcs/sources_1/new at main · Hee
Contribute to Heeju99/Code_Verilog_SystemVerilog development by creating an account on GitHub.
github.com
2) SPI Protocol (Master & Slave)
Code_Verilog_SystemVerilog/workspace/250519_SPI_Protocol/250519_SPI_Protocol.srcs/sources_1/new at main · Heeju99/Code_Verilog_
Contribute to Heeju99/Code_Verilog_SystemVerilog development by creating an account on GitHub.
github.com
3) I2C Protocol (Master & Slave)
Code_Verilog_SystemVerilog/workspace/250519_SPI_Protocol/250519_SPI_Protocol.srcs/sources_1/new at main · Heeju99/Code_Verilog_
Contribute to Heeju99/Code_Verilog_SystemVerilog development by creating an account on GitHub.
github.com
동작 영상:
1) SPI Protocol (LED 제어 동작)
2) I2C Protocol (LED 제어 동작)
발표영상 Youtube Link :
'[HARMAN] 세미콘 아카데미 > 발표자료' 카테고리의 다른 글
System Verilog 발표자료 : VGA 영상처리_ "무궁화 꽃이 피었습니다" (1) | 2025.06.16 |
---|---|
System Verilog 발표자료 : AMBA APB BUS & Peripheral 설계 (0) | 2025.05.07 |
System Verilog 발표자료 : RV32I_SingleCycle (0) | 2025.04.16 |
Verilog 발표자료 : UART + StopWatch & Watch + HC-SR04 +DHT11 (0) | 2025.04.15 |
Verilog 발표자료 : UART + Stopwatch & Watch (0) | 2025.04.14 |